default banner

Ce stage de 6 mois est à pourvoir à Rennes.

Postuler

Votre rôle et vos responsabilités

Ce stage est centré sur le développement de logiciels cryptographiques embarqués, avec un fort accent sur la cryptographie post-quantique (Post-Quantum Cryptography – PQC). L’objectif du stage est d’évaluer et d’améliorer la qualité des algorithmes en analysant les indicateurs de Puissance, Performance et Surface (PPA), tels que l’empreinte mémoire et l’efficacité d’exécution. Le rôle contribue directement à la sélection et à l’optimisation de solutions cryptographiques adaptées à des environnements embarqués contraints.
 

Missions principales

  • Concevoir et mettre en œuvre un cadre de mesure permettant d’évaluer les algorithmes cryptographiques en termes d’utilisation de la mémoire Flash, de consommation RAM/stack et d’allocation mémoire statique.
  • Mesurer et analyser les performances, notamment le nombre de cycles CPU, la latence et le débit, sur différentes configurations.
  • Mener des campagnes de benchmark selon plusieurs niveaux d’optimisation du compilateur (O0, O2, Os), différentes versions de compilateurs et divers jeux de paramètres des algorithmes.
  • Évaluer les implémentations en temps constant et les options de renforcement contre les attaques par canaux auxiliaires lorsque cela est pertinent.
  • Produire des tableaux de bord PPA, des tableaux comparatifs et des recommandations techniques synthétiques (par exemple : « meilleure empreinte mémoire », « meilleures performances », « option équilibrée »).
  • Améliorer la qualité logicielle par le développement de tests unitaires et la validation des implémentations à l’aide de vecteurs de test officiels.
  • Réaliser des campagnes de fuzzing et de tests négatifs lorsque cela est possible afin d’évaluer la robustesse.
  • Documenter les résultats via des notes développeur, des guides d’intégration et un rapport technique final comprenant des graphiques clairs et des conclusions structurées.
  • Préparer et présenter une restitution finale synthétisant les résultats, les compromis techniques et les recommandations.

Profil recherché

  • Diplôme d’ingénieur en systèmes embarqués, génie logiciel ou domaine équivalent.
  • SW/HW FPGA codesign
  • Compétences en développement logiciel dans des environnements embarqués.
  • Connaissances en architecture CPU et en optimisation bas niveau des performances.
  • Expérience de travail sous environnement Linux.
  • Maîtrise de Git et des outils de gestion de versions.
  • Bonne compréhension des contraintes mémoire et de l’optimisation des performances dans les systèmes embarqués.

Secure-IC (filiale du groupe Cadence) s’engage en faveur de l’égalité des chances et de l’équité en matière d’emploi à tous les niveaux de l’organisation. Nous nous efforçons d’attirer des candidats qualifiés et issus de la diversité, et encourageons la diversité et l’inclusion au sein du milieu de travail.

Apply
Contact